Bộ công cụ của Synopsys bao gồm DSO để thiết kế chip, VSO để xác minh chức năng và TSO để kiểm tra silicon. Bằng cách xử lý các tập dữ liệu khổng lồ bằng các mô hình học sâu, các mô-đun AI này đã tự động hóa và tăng tốc các giai đoạn phát triển chip vốn rất tốn thời gian. Từ lập kế hoạch kiến trúc đến triển khai và xác minh vật lý, các thuật toán học máy đã xử lý những nhiệm vụ khó khăn thường được giao cho các kỹ sư con người trong việc thiết kế chip.
Đối với chip di động bí ẩn của Samsung, AI nắm quyền kiểm soát mọi thứ, từ bố cục địa điểm và tuyến đường cho đến phê duyệt và tối ưu hóa các chỉ số về hiệu suất, điện năng và diện tích. Synopsys tuyên bố chỉ riêng phần mềm Fusion Compiler của họ đã giúp nhóm của Samsung tiết kiệm được nhiều tuần lao động gian khổ.
Nhờ các kỹ thuật được tối ưu hóa cho AI như phân vùng thiết kế, xung nhịp đa nguồn và ánh xạ dây, SoC 3nm của Samsung tự hào có khả năng tăng tần số CPU cao nhất lên 300 MHz cùng với mức tiêu thụ điện năng động giảm 10%. Điều đó không quá tệ đối với một bộ não silicon được thiết kế bởi AI.
Hoạt động này cũng đánh dấu lần lặp lại thiết kế phức tạp đầu tiên của Samsung với công nghệ sản xuất GAAFET (gate-all-around FET) 3nm mới nhất. Mặc dù GAAFET đã được đi vào thương mại đầu tiên gần hai năm trước nhưng Samsung đến nay vẫn giới hạn nó ở các bộ xử lý khai thác tiền điện tử tương đối đơn giản.
Với sự hỗ trợ của Synopsys, Samsung cuối cùng đã bước vào lĩnh vực silicon GAAFET hiệu suất cao dành cho các thiết bị di động cao cấp. Quy trình thiết kế dựa trên AI có thể hỗ trợ công ty tăng tốc hiệu suất GAAFET cho chip Exynos có trên smartphone và tablet Galaxy hàng đầu trong tương lai.
Cả hai công ty đều không tiết lộ thông tin chi tiết về chip 3nm được phát triển bởi thiết kế AI này, tuy nhiên nó có thể được sử dụng cho quy trình nút SF3 thế hệ thứ hai, vốn tinh tế hơn so với quy trình SF3E trước đó.
Bình luận (0)